《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 基于FPGA的像素探測器數據緩存設計
基于FPGA的像素探測器數據緩存設計
來源:電子技術應用2011年第9期
楊 萌, 王祖強
(山東大學 信息科學與工程學院, 山東 濟南104221)
摘要: 針對粒子對撞機像素探測器的數據緩存,提出了基于FPGA的解決方法。通過時序轉換匹配模塊,可以使用定制FIFO核實現對探測器模型的數據進行緩存。經過FPGA驗證,在功能上達到了像素探測器模型的要求,對于粒子對撞機像素探測器的低成本工程驗證具有顯著的參考價值。
中圖分類號: TP333
文獻標識碼: B
文章編號: 0258-7998(2011)09-092-05
Design and realization of pixel detector data buffer based on FPGA
Yang Meng, Wang Zuqiang
Information Science and Technology Institute, Shangdong University, Jinan 104221, China
Abstract: In order to solving data buffer problem of partical collider pixel detector model, this paper introduces a method based on FPGA device. By using time sequence switch module, it could use custom-built FIFO IP core for buffering data from pixel detector output. After testing on FPGA development board, this method could satisfy the requirement of pixel detector model, and it has remarkable reference value to experimentation of partical collider pixel detector project.
Key words : FIFO; FPGA; pixel detector


 粒子對撞機[1]是建立在高能同步加速器上的一種粒子對撞裝置。對撞機運行時,能量強大的粒子在其內部經過加速后對撞,以達到一定的相互反應速率。對實驗數據進行分析研究,可以幫助實驗者了解相應粒子的形態等特性,從而推動各種理論或技術的發展。
 像素探測器[2]是粒子對撞機內部用于探測質子撞擊后所形成的離子軌跡的裝置,是一種專用傳感器,由像素探測器探測得出的數據結果即可繪制出撞擊后的離子軌跡。目前,像素探測器主要采用以下幾種設計方法:ASIC設計方法[3],其優點是集成度高且功耗低,但是設計成本高、周期長且風險較大;分立元件采用微處理器的設計方法,其優點是成本低、設計周期短且風險小,但是速度慢且體積大。針對這幾種設計方法,本文結合FPGA[4]提出了一種基于粒子對撞機像素探測器的數據緩存方法設計。相對ASIC設計方法,具有設計投入低、參數設置靈活、開發風險低而且開發周期短的優勢;相對于分立元件采用微處理器的設計方法,具有體積小、功耗低且速度快的優勢。
 由于像素探測器的數據輸出具有保持時間短(最少保持時間為25 ns)、數據間隔時間不確定等特征,所以對于數據的存儲必須經過時序轉換電路將數據事先存入緩存,再寫入存儲器。本文的數據緩存設計由FIFO輸入時序模塊、FIFO模塊和FIFO輸出時序模塊三部分組成,通過驗證可以實現由探測器數據輸出端到存儲器的數據緩存功能。
1 總體設計
    FPGA是一種新型的可編程邏輯器件,可以通過硬件描述語言生成所需的硬件,相對于傳統的ASIC設計,具有設計周期短、靈活性高、開發費用少、設計風險低等優點,是ASIC的一種高效低成本解決方案。本設計使用的FPGA是Altera公司的CYCLONE2芯片,最高時鐘頻率100 MHz??傮w架構如圖1所示。

 由于探測器數據輸出需要符合FIFO數據輸入的時序,FIFO的數據輸出需要符合存儲器輸入的時序,因此設計了FIFO輸入時序模塊和FIFO輸出時序模塊,使數據能夠正確緩存進而存儲。下面對具體的時序規范及各個模塊進行說明。

 


2 模塊設計及說明
2.1 FIFO模塊

 FIFO即先進先出緩存器。FIFO與其他存儲器的最大區別就是沒有外部讀寫的地址線,因此應用起來十分方便簡單,但是相應的缺點就是只能順序寫入或者順序讀取,其尋址方式由內部指針自加自減完成,不能對特定的地址進行讀寫。FIFO通常使用在不同速度的接口數據交換中,通過FIFO使得時序分別符合兩個接口的特定速度,以進行數據傳輸。
 Altera的FIFO按照驅動時鐘分類有兩種:單時鐘FIFO(SCFIFO),即讀和寫FIFO用的同一個時鐘信號;雙時鐘FIFO(DCFIFO),即讀和寫FIFO分別使用不同時鐘信號。其中雙時鐘FIFO還根據不同的端口數據寬度分為DCFIFO和DCFIFO_MIXED_WIDTH,所謂DCFIFO是輸入數據和輸出數據具有相同的數據寬度;而DCFIFO_MIXED_WIDTH是指輸入輸出端口可以使用不同的數據寬度。
 使用Altera的FIFO MegaWizard inteface launched對FIFO進行構建,像素探測器模型中有16路傳感器輸出,每路輸出需要記錄100個數據。根據模型需要,構建FIFO的主要參數如下:
    dcfifo_component.intended_device_family
    = "Cyclone II"dcfifo_component.lpm_hint"MAXIMIZE_
        SPEED=7  RAM_BLOCK_TYPE=M4K"
    dcfifo_component.lpm_numwords = 128
    dcfifo_component.lpm_showahead = "OFF"
    dcfifo_component.lpm_type = "dcfifo"
    dcfifo_component.lpm_width = 16
    dcfifo_component.lpm_widthu = 7
    dcfifo_component.overflow_checking="ON" dcfifo_compo-
        nent.rdsync_delaypipe = 5
    dcfifo_component.underflow_checking="ON"
    dcfifo_component.use_eab = "ON"
    dcfifo_component.write_aclr_synch = "OFF"
    dcfifo_component.wrsync_delaypipe = 5;
 構建完FIFO后,對其進行時序仿真,仿真結果如圖2所示。

 參照時序仿真圖對各個端口及時序進行說明:
 aclr: 異步清零端,1 bit。清零所有輸出狀態端口,對于DCFIFO,3個wrclk時鐘上升沿后清零wrfull端口,清零rdfull端口。如果輸出端口定義reg類型的則會被清零;否則會保持輸出值。
 data: 數據輸入端口, 16 bit。當寫請求wrreq有效時,保持數據直到數據被寫入FIFO。當使用手動定義FIFO時,其數據寬度用參數LPM_WIDTH定義。
 q: 數據輸出端口, 16 bit。當有數據請求時(rdreq有效時),輸出數據。對于DCFIFO,輸出數據的寬度可以與輸入數據data端口寬度不同,具體用參數LPM_WIDTH_R定義。
 rdcld: 上升沿出發時鐘,1bit。用來同步以下信號:q、dreq、dfull、dempty、rdusedw。
 rdempty: 輸出數據為零時輸出高電平,1 bit。不管目標設備是什么,在讀請求發送前必須查詢rdempty信號是否為高電平,以避免錯誤指令發出。
 rdreq: 讀請求信號端口,1 bit。當需要從FIFO中讀數據時,向rdreq端發送讀請求,讀取數據個數與rdreq持續的時鐘數相同。需要注意的是,當rdempty有效時不能發送rdreq信號。對于這種情況,可以開啟空保護功能,通過設置參數UNDERFLOW_CHECKING高電平實現,當rdempty為高電平時rdreq信號自動被置為無效。
 rdusedw: 輸出數據顯示FIFO中可讀數據的數據量,7 bit。在DCFIFO中,其端口寬度要與手動設置參數LPM_WIDTHU相等。需要注意的是,對于Cyclone系列的FPGA,當顯示數據滿時實際FIFO的存儲數據量有可能并沒有達到存儲的最大值,因此應該參考full或者wrfull端口來執行正確的寫操作,參考empty或者rdempty端口來執行正確的讀操作。
 wrclk: 寫數據時鐘,上升沿觸發有效,1 bit。用于同步以下端口:data、wrreq、wrusedw、 wrfull和wrempty。
 wrfull: 寫數據滿信號,1 bit。當此端口電平有效時,FIFO已經被寫滿。其注意事項同rdfull??傮w而言,rdfull信號要比wrfull信號有所延遲,因此,應該通過wrfull信號的電平來判斷是否可以發送寫請求信號wrreq。
 wrreq: 寫請求信號。當需要向FIFO寫入數據時,向wrreq端發送讀請求,讀取數據個數與wrreq持續的時鐘數相同。需要注意的是,當wrfull有效時不能發送wrreq信號。對于這種情況,可以開啟溢出保護功能,通過設置參數OVERFLOW_CHECKING高電平實現,當wrfull為高電平時wrreq信號自動被置為無效。同時在取消aclr信號時不應輸入wrreq信號,否則aclr信號的下降沿和wrreq信號置為高電平后寫數據的上升沿會產生競爭冒險現象。對于CYCLONE系列的FPGA中DCFIFO器件,可以選擇添加同步電路同步aclr信號和wrclk信號,在手動設置中也可以通過設置參數WRITE_ACLR_SYNCH有效實現同步。
 wrusedw: 輸出數據顯示FIFO中寫入數據的數據量,7 bit。在DCFIFO中,其端口寬度要與手動設置參數LPM_WIDTHU相等。需要注意的是,對于Cyclone系列的FPGA,當顯示數據滿時實際FIFO的存儲數據量有可能并沒有達到存儲的最大值,因此應該參考full或者wrfull端口來執行正確的寫操作,參考empty或者rdempty端口來執行正確的讀操作。
  FIFO工作時的狀態轉換圖如圖3所示。


2.2 FIFO輸入時序模塊
    FIFO輸入時序模塊用于使TIME COUNTER_WITHID模塊(用于對信號進行計時)的輸出數據時序符合FIFO輸入數據時序的接口要求。FIFO的寫請求信號wrreq的長度所包含的周期數為寫入FIFO數據的個數,并且寫請求信號有效時輸入數據端口的數據即被寫入FIFO,幾乎沒有延遲,因此輸入數據長度應符合FIFO的時鐘信號周期長度,并且寫請求信號長度也需要符合FIFO時鐘信號周期長度,兩者在時間上需要達到同步。
 為了測試輸出數據長度符合FIFO接口的時序要求,分別進行了圖4(a)、圖4(b)、圖4(c)所示的波形仿真,輸入信號的持續長度分別為10 ns、20 ns、30 ns。如圖所示三種輸入的輸出皆為10 ns保持時間, 同時輸出10 ns write_en使能信號,符合FIFO接口要求。

 參照時序仿真圖對各個端口及時序進行說明:
 clk: FIFO輸入時序模塊時鐘輸入,1 bit。用于同步datain16、dataout16、write_en、complete、enable、usedw信號,與FIFO中wrclk信號相頻相同。
    complete:數據接收完成信號,1 bit。當從timecounter_withid模塊接收數據完成時發送給timecounter_withid模塊,持續時長1周期,timecounter_withid接收到信號時對內部數據進行初始化,做好準備對新的信號輸入進行計時。
 datain16: 16位數據輸入端口,16 bit。用于輸入16位數據。
 dataout16: 16位數據輸出端口,16 bit。用于輸出16位數據。
 enable: 數據寫入輸入時序模塊使能,1 bit。當有數據要寫入模塊時,首先在此端口輸入高電平,然后輸入數據方可被正確接收。
    usedw: FIFO中可用數據端口,7 bit。用于查詢FIFO中可用數據量,以此判斷是否有剩余空間,進而確定是否向FIFO中寫數據。
 write_en: 寫使能信號,1bit。當要向FIFO中寫入數據時為高電平,dataout16進行數據輸出。
 模塊流程圖如圖5所示。整個模塊以posedge clk為同步時鐘進行循環判斷。當寫入模塊使能enable有效且寫入完畢信號complete無效時,首先對FIFO的存儲情況進行判斷,當FIFO中字節小于7 FH時,說明FIFO未被寫滿,可以向其輸入數據。數據輸入FIFO的同時,寫使能write_en置為有效,對于計數模塊輸出的接收完成信號complete信號置為有效。對一個周期的計數寄存器counter進行判斷,如果counter為1即計時一周期到,則寄存器清零。counter的數值是在每次posedge clk信號到來時對write_en判斷后進行加1,即當write_en為有效電平時,counter才被加1用來計時。

2.3 FIFO輸出時序模塊
 FIFO輸出時序模塊用于使FIFO的輸出信號符合Flash讀寫時序規范。由FIFO的時序仿真圖可以看出,當讀請求信號rdreq發出后,數據要延遲15 ns左右才會輸出。如果Flash控制器發出讀請求信號后立即讀FIFO的數據,則會造成差錯。因此本模塊可以銜接FIFO和Flash控制器的端口時序。
 時序仿真圖如圖6所示。由時序仿真圖可以看出,sendready信號相對于empty信號延遲了13 ns左右,dataout信號相對于sendready信號延遲了20 ns左右??梢詽M足FIFO時序要求。

 參照時序仿真圖對各個端口及時序進行說明:
 clk: FIFO輸入時序模塊時鐘輸入,1 bit。用于同步datain16、dataout16、empty、complete、sendready信號,與FIFO中wrclk信號相頻相同。
    complete: 數據接收完成信號,1 bit。當存儲器從模塊接收數據完成時發送給FIFO輸出時序模塊,持續時長1周期,FIFO輸出時序模塊接收到此信號時對內部數據進行初始化,開始對新的信號輸入進行計時。
 datain16: 16位數據輸入端口,16 bit。用于輸入16位數據。
 dataout16: 16位數據輸出端口,16 bit。用于輸出16位數據。    
 sendready: 數據準備就緒信號,1 bit。當FIFO收到讀數據請求信號并且有數據輸出時sendready發送有效信號,存儲器讀取輸出數據。
 write_en: 寫使能信號,1 bit。當要向FIFO中寫入數據時為高電平,dataout16進行數據輸出。
 模塊流程圖如圖7所示。

3 設計驗證
3.1  驗證

    將程序下載到CycloneII FPGA芯片中,并且用按鍵作為輸入信號進行了測試,在控制臺上打印 FIFO的輸出結果,結果如圖8所示。

3.2  驗證結果分析
 當FIFO中的數據經過時序轉換模塊可以向存儲器寫入時,ready信號為1,同時數據寫入寄存器并在控制臺打印,然后再將寄存器中的數據寫入存儲器,并向時序轉換模塊返回完成信號complete高電平1,等待從FIFO中讀取新數據。經過驗證,本設計可以將輸入數據進行緩存并且輸出給NiosII CPU,符合像素探測器數據緩存要求。
    本文結合FPGA對粒子對撞機像素探測器的數據緩存提出了解決方法并進行了設計和驗證。相對于傳統的ASIC構建方法,具有高效率、低投入的優勢,提高了探測器升級和參數設置等方面的靈活性;相對于分立元件的設計方法,具有高速、低功耗和集成度高的優勢。通過時序仿真和FPGA驗證,能夠滿足像素探測器的設計需要。
參考文獻
[1] 王直華. 粒子對撞機與宇宙大爆炸[J]. 科技潮,2008(10).
[2] 孟祥承.新型半導體探測器發展和應用[J]. 核電子學與探測技術,2004,24(1):87-96.
[3] GAGLIARD G. The ATLAS pixel detector electronics.Nuclear Instruments and Methods in Physics Research,2001:275-281.
[4] 楊海鋼,孫嘉斌,王慰.FPGA器件設計技術發展綜述[J].電子與信息學報,2010,32(3):714-727.

此內容為AET網站原創,未經授權禁止轉載。
热re99久久精品国产66热_欧美小视频在线观看_日韩成人激情影院_庆余年2免费日韩剧观看大牛_91久久久久久国产精品_国产原创欧美精品_美女999久久久精品视频_欧美大成色www永久网站婷_国产色婷婷国产综合在线理论片a_国产精品电影在线观看_日韩精品视频在线观看网址_97在线观看免费_性欧美亚洲xxxx乳在线观看_久久精品美女视频网站_777国产偷窥盗摄精品视频_在线日韩第一页
  • <strike id="ygamy"></strike>
  • 
    
      • <del id="ygamy"></del>
        <tfoot id="ygamy"></tfoot>
          <strike id="ygamy"></strike>
          国产视频一区免费看| 欧美视频第二页| 久久久久免费| 国产欧美日韩亚州综合| 99精品视频免费观看视频| 久久综合中文字幕| 久久女同精品一区二区| 在线播放不卡| 亚洲女女女同性video| 欧美一区午夜精品| 国产精品亚洲不卡a| 国产精品日韩| 一个人看的www久久| 亚洲国产精品久久久久婷婷老年| 中文一区二区在线观看| 亚洲欧美资源在线| 欧美色网一区二区| 亚洲精品一级| 亚洲欧洲精品一区二区三区不卡| 亚洲乱码精品一二三四区日韩在线| 欧美日韩精品综合| 久久精品人人做人人爽电影蜜月| 欧美日韩一二三四五区| 国产精品一区二区男女羞羞无遮挡| 最新国产成人av网站网址麻豆| 久久天天综合| 欧美精品三级| 国产日产欧美一区| 欧美日韩国产精品一区| 亚洲欧美日韩精品一区二区| 亚洲国产成人久久| 美国成人直播| 欧美日韩一区三区| 欧美wwwwww| 欧美一级视频免费在线观看| 激情小说另类小说亚洲欧美| 欧美日韩中字| 欧美v国产在线一区二区三区| 另类人畜视频在线| 欧美一激情一区二区三区| 国产伦精品一区二区三区免费迷| 国产日韩欧美综合精品| 欧美视频一区二区三区在线观看| 欧美在线日韩在线| 激情文学综合丁香| 亚洲欧美视频| 国产精品永久免费观看| 欧美日韩国产一区二区三区| 久久成人免费电影| 可以看av的网站久久看| 国语自产偷拍精品视频偷| 久久影院午夜片一区| 欧美成人亚洲| 激情久久五月| 国外视频精品毛片| 欧美理论在线| 黄网动漫久久久| 在线观看不卡| 国产精品尤物福利片在线观看| 老牛国产精品一区的观看方式| 国产精品初高中精品久久| 国产精品爽黄69| 久久先锋影音av| 亚洲校园激情| 一区二区三区欧美成人| 一区二区三区高清不卡| 欧美激情第9页| 国产精品高潮久久| 99精品欧美一区二区三区综合在线| 亚洲人成亚洲人成在线观看图片| 欧美日韩精品免费观看| 欧美激情视频一区二区三区免费| 亚洲天堂av图片| 欧美另类综合| 激情小说亚洲一区| 欧美一区二区免费观在线| 欧美一区激情视频在线观看| 一区二区电影免费观看| 欧美精品手机在线| 国产欧美日韩视频在线观看| 亚洲免费网站| 免费人成精品欧美精品| 亚洲视频成人| 另类尿喷潮videofree| 欧美午夜久久久| 国产美女精品视频免费观看| 午夜国产一区| 亚洲免费av电影| 国产精品久久久久久久久| 久久久欧美精品sm网站| 欧美一区二区黄色| 亚洲欧洲偷拍精品| 在线观看91精品国产入口| 亚洲一区二区三区中文字幕| 亚洲电影在线观看| 欧美精品久久天天躁| 国产精品国产三级国产专播精品人| 亚洲男人的天堂在线aⅴ视频| 国产日产欧美精品| 一区二区三区欧美在线观看| 一本色道久久加勒比精品| 亚洲欧美高清| 久久久久国产一区二区三区| 一区二区免费在线观看| 一区二区在线观看av| 久久久91精品国产一区二区三区| 亚洲一本大道在线| 狠久久av成人天堂| 久久日韩精品| 国内欧美视频一区二区| 亚洲久久一区| 国产精品嫩草99av在线| 久久看片网站| 久久美女艺术照精彩视频福利播放| 狠狠色狠狠色综合日日tαg| 欧美日韩国产一区二区| 亚洲国产小视频| 国产伦精品免费视频| 欧美伦理视频网站| 国产真实乱偷精品视频免| 男女视频一区二区| 一区二区在线不卡| 亚洲小说欧美另类婷婷| 黄色av成人| 欧美亚洲网站| 亚洲伦理在线观看| 国产精品久久久久天堂| 国产欧美精品日韩精品| 亚洲欧美中文日韩在线| 久久女同互慰一区二区三区| 国内精品久久久久久久影视蜜臀| 亚洲一区国产| 欧美成人免费小视频| 亚洲一区二区三区久久| 99热在这里有精品免费| 国内精品国产成人| 国产一区二区三区奇米久涩| 美国三级日本三级久久99| 亚洲日韩中文字幕在线播放| 久久精品国产一区二区电影| 亚洲尤物视频网| 久久精品2019中文字幕| 影音先锋亚洲精品| 国产精品永久| 狠狠88综合久久久久综合网| 另类av一区二区| 在线一区二区三区四区五区| 亚洲系列中文字幕| 午夜精品久久久久久久久久久久久| 国产日韩亚洲欧美精品| 狠狠色丁香久久婷婷综合丁香| 亚洲香蕉伊综合在人在线视看| 亚洲一区二区三区精品在线| 免费不卡亚洲欧美| 日韩亚洲欧美一区二区三区| 香蕉久久一区二区不卡无毒影院| 欧美日韩一区综合| 99这里只有久久精品视频| 欧美日韩一区二区三区在线| 欧美日韩国产色站一区二区三区| 午夜视频久久久久久| 欧美国产欧美亚洲国产日韩mv天天看完整| 亚洲国产精品电影在线观看| 久久综合免费视频影院| 欧美**人妖| 精品999网站| 亚洲美女视频| 亚洲福利视频网站| 欧美自拍偷拍午夜视频| 国产精品三上| 亚洲香蕉在线观看| 午夜视频在线观看一区| 一区二区三区高清在线| 先锋影音一区二区三区| 国产一区二区av| 国产色综合天天综合网| 欧美mv日韩mv亚洲| 亚洲视频免费看| 一二美女精品欧洲| 亚洲午夜精品网| 久久久久.com| 欧美福利视频网站| 在线视频欧美日韩| 欧美一区二区三区久久精品| 久久国内精品视频| 欧美在线一区二区三区| 在线综合亚洲| 国模叶桐国产精品一区| 国产精品福利片| 国产日韩欧美一二三区| 影音先锋日韩有码| 免费成人你懂的| 欧美视频三区在线播放| 久久精品国语| 一区二区冒白浆视频| 亚洲天堂av在线免费| 怡红院av一区二区三区| 欧美精品色综合| 亚洲综合电影一区二区三区| 欧美精品激情blacked18| 亚洲欧美日韩区| 一本色道精品久久一区二区三区| 牛人盗摄一区二区三区视频| 在线观看欧美日韩国产| 国产深夜精品福利| 亚洲免费电影在线| 狠狠色噜噜狠狠狠狠色吗综合| 亚洲在线一区| 好看的日韩视频| 欧美激情精品久久久久久大尺度| 国产日韩精品综合网站| 国产精品视频免费一区| 欧美午夜在线观看| 国产精品成人观看视频国产奇米| 国产亚洲第一区| 亚洲狼人精品一区二区三区| 久久久国产亚洲精品| 亚洲影音先锋| 久久久91精品| 国产嫩草影院久久久久| 亚洲欧洲日本专区| 狠狠综合久久av一区二区老牛| 国产精品国产三级国产aⅴ浪潮| 日韩视频在线你懂得| 国产一区视频在线观看免费| 欧美一区二区三区免费看| 久久嫩草精品久久久久| 亚洲国产综合91精品麻豆| 亚洲无限乱码一二三四麻| 欧美亚洲日本国产| 国产亚洲午夜高清国产拍精品| 在线亚洲电影| 亚洲国产欧美不卡在线观看| 久久先锋影音| 国产精品你懂的在线欣赏| 欧美在线啊v一区| 亚洲在线第一页| 国产精品永久免费| 欧美高清免费| 久久精品国产99国产精品| 91久久久久| 国内不卡一区二区三区| 国产精品色在线| 禁断一区二区三区在线| 国产在线视频不卡二| 韩日午夜在线资源一区二区| 日韩午夜视频在线观看| 狠狠色狠狠色综合| 午夜欧美视频| 国产日韩在线一区二区三区| 亚洲天堂av高清| 久久久亚洲影院你懂的| 9久草视频在线视频精品| 亚洲精品在线看| 含羞草久久爱69一区| 国产亚洲一区二区三区在线观看| 久久夜色精品国产噜噜av| 国产一级精品aaaaa看| 1024精品一区二区三区| 日韩视频一区二区三区在线播放| 欧美体内谢she精2性欧美| 欧美精品免费观看二区| 国产精品国产三级国产专区53| 欧美精品在线免费播放| 欧美亚洲成人网| 久久国产黑丝| 欧美日韩aaaaa| 亚洲午夜性刺激影院| 亚洲精品一区在线观看| 免费成人黄色| 欧美成人亚洲成人| 国产精品chinese| 亚洲精品在线观| 黄色国产精品一区二区三区| 久久在线免费视频| 欧美亚洲免费电影| 欧美激情1区2区| 久久精品人人做人人爽电影蜜月| 亚洲欧洲日韩综合二区| 亚洲一区二区三区在线看| 亚洲欧洲日产国产网站| 亚洲天堂黄色| 国产亚洲一区在线播放| 欧美日韩国产在线| 欧美成人免费全部观看天天性色| 一本综合精品| 欧美一区二区三区日韩视频| 国内外成人在线| 国产视频久久网| 美女啪啪无遮挡免费久久网站| 欧美一区深夜视频| 欧美片在线播放| 亚洲第一福利社区| 欧美激情视频一区二区三区免费| 欧美阿v一级看视频| 国产婷婷一区二区| 国产午夜精品一区二区三区视频| 国产日韩精品综合网站| 蜜桃精品久久久久久久免费影院| 国产麻豆日韩欧美久久| 欧美精品乱码久久久久久按摩| 国产精品国产三级国产普通话99| 国产精品videossex久久发布| 亚洲自拍电影| 一区二区三区欧美在线| 在线性视频日韩欧美| 久久精品国产亚洲高清剧情介绍| 另类专区欧美制服同性| 韩日成人在线| 国产日韩欧美黄色| 9l国产精品久久久久麻豆| 国产精品高清在线观看| 国产亚洲欧美日韩一区二区| 亚洲女人天堂成人av在线| 欧美日韩成人免费| 国产精品日韩二区| 欧美成人一区二区在线| 国产亚洲视频在线| 欧美肉体xxxx裸体137大胆| 国产亚洲成av人在线观看导航| 激情综合色丁香一区二区| 欧美一二三区在线观看| 亚洲一区欧美激情| 日韩亚洲精品电影| 在线亚洲一区二区| 久久久国产视频91| 亚洲免费影视| 欧美精品在线免费播放|