《電子技術應用》
您所在的位置:首頁 > 可編程邏輯 > 設計應用 > 約束、時序分析的概念介紹
約束、時序分析的概念介紹
摘要: 很多人詢問關于約束、時序分析的問題,比如:如何設置setup,hold時間?如何使用全局時鐘和第二全局時鐘(長線資源)?如何進行分組約束?如何約束某部分組合邏輯?如何通過約束保證異步時鐘域之間的數據交換可靠?如何使用I/O邏輯單元內部的寄存器資源?
關鍵詞: FPGA 約束 時序分析
Abstract:
Key words :

  很多人詢問關于約束、時序分析的問題,比如:如何設置setup,hold時間?如何使用全局時鐘和第二全局時鐘(長線資源)?如何進行分組約束?如何約束某部分組合邏輯?如何通過約束保證異步時鐘域之間的數據交換可靠?如何使用I/O邏輯單元內部的寄存器資源?如何進行物理區域約束,完成物理綜合和物理實現?為了解決大家的疑難,我們將逐一討論這些問題。(注:以下主要設計時序約束)

 

  A 時序約束的概念和基本策略

 

  時序約束主要包括周期約束(FFS到FFS,即觸發器到觸發器)和偏移約束(IPAD到FFS、FFS到OPAD)以及靜態路徑約束(IPAD到OPAD)等3種。通過附加約束條件可以使綜合布線工具調整映射和布局布線過程,使設計達到時序要求。例如用OFFSET_IN_BEFORE約束可以告訴綜合布線工具輸入信號在時鐘之前什么時候準備好,綜合布線工具就可以根據這個約束調整與IPAD相連的Logic Circuitry的綜合實現過程,使結果滿足FFS的建立時間要求。

  附加時序約束的一般策略是先附加全局約束,然后對快速和慢速例外路徑附加專門約束。附加全局約束時,首先定義設計的所有時鐘,對各時鐘域內的同步元件進行分組,對分組附加周期約束,然后對FPGA/CPLD輸入輸出PAD附加偏移約束、對全組合邏輯的PAD TO PAD路徑附加約束。附加專門約束時,首先約束分組之間的路徑,然后約束快、慢速例外路徑和多周期路徑,以及其他特殊路徑。

 

  B 附加約束的基本作用

 

  提高設計的工作頻率

  對很多數字電路設計來說,提高工作頻率非常重要,因為高工作頻率意味著高處理能力。通過附加約束可以控制邏輯的綜合、映射、布局和布線,以減小邏輯和布線延時,從而提高工作頻率。

  獲得正確的時序分析報告

  幾乎所有的FPGA設計平臺都包含靜態時序分析工具,利用這類工具可以獲得映射或布局布線后的時序分析報告,從而對設計的性能做出評估。靜態時序分析工具以約束作為判斷時序是否滿足設計要求的標準,因此要求設計者正確輸入約束,以便靜態時序分析工具輸出正確的時序分析報告。

  指定FPGA/CPLD引腳位置與電氣標準

  FPGA/CPLD的可編程特性使電路板設計加工和FPGA/CPLD設計可以同時進行,而不必等FPGA/CPLD引腳位置完全確定,從而節省了系統開發時間。這樣,電路板加工完成后,設計者要根據電路板的走線對FPGA/CPLD加上引腳位置約束,使FPGA/CPLD與電路板正確連接。另外通過約束還可以指定IO引腳所支持的接口標準和其他電氣特性。為了滿足日新月異的通信發展,Xilinx新型FPGA/CPLD可以通過IO引腳約束設置支持諸如AGP、BLVDS、CTT、GTL、GTLP、HSTL、LDT、LVCMOS、LVDCI、LVDS、LVPECL、LVDSEXT、LVTTL、PCI、PCIX、SSTL、ULVDS等豐富的IO接口標準。另外通過區域約束還能在FPGA上規劃各個模塊的實現區域,通過物理布局布線約束,完成模塊化設計等。

 

  C 周期(PERIOD)的含義

 

  周期的含義是時序中最簡單也是最重要的含義,其它很多時序概念會因為軟件商不同略有差異,而周期的概念確是最通用的,周期的概念是FPGA/ASIC時序定義的基礎概念。后面要講到的其它時序約束都是建立在周期約束的基礎上的,很多其它時序公式,可以用周期公式推導。周期約束是一個基本時序和綜合約束,它附加在時鐘網線上,時序分析工具根據PERIOD約束檢查時鐘域內所有同步元件的時序是否滿足要求。PERIOD約束會自動處理寄存器時鐘端的反相問題,如果相鄰同步元件時鐘相位相反,那么它們之間的延遲將被默認限制為PERIOD約束值的一半。如下圖所示,

 

  

  圖1 周期的定義

 

  時鐘的最小周期為:

  TCLK = TCKO +TLOGIC +TNET +TSETUP -TCLK_SKEW

  TCLK_SKEW =TCD2 -TCD1

  其中TCKO為時鐘輸出時間,TLOGIC為同步元件之間的組合邏輯延遲,TNET為網線延遲,TSETUP為同步元件的建立時間,TCLK_SKEW為時鐘信號TCD2和TCD1延遲的差別。

 

  D 數據和時鐘之間的約束

 

  為了確保芯片數據采樣可靠和下級芯片之間正確地交換數據,需要約束外部時鐘和數據輸入輸出引腳之間的時序關系(或者內部時鐘和外部輸入/輸出數據之間的關系,這僅僅是從采用了不同的參照系罷了)。約束的內容為告訴綜合器、布線器輸入數據到達的時刻,或者輸出數據穩定的時刻,從而保證與下一級電路的時序關系。

  這種時序約束在Xilinx中用Setup to Clock(edge),Clock(edge) to hold等表示。在Altera里常用tsu (Input Setup Times)、th (Input Hold Times)、tco (Clock to Out Delays)來表示。很多其它時序工具直接用setup和hold表示。其實他們所要描述的是同一個問題,僅僅是時間節點的定義上略有不同。下面依次介紹。

 

  E 關于輸入到達時間

 

  Xilinx的“輸入到達時間的計算”時序描述如下圖所示:

 

  

  圖2 輸入到達時間示意圖

 

  定義的含義是輸入數據在有效時鐘沿之后的TARRIVAL時刻到達。則,

  TARRIVAL=TCKO+TOUTPUT+TLOGIC 公式1

  根據上面介紹的周期(Period)公式,我們可以得到:

  Tcko+Toutput+Tlogic+Tinput+Tsetup-Tclk_skew=Tclk; 公式2

  將公式1代入公式2: Tarrival+Tinput+Tsetup-Tclk_skew=Tclk, 而Tclk_skew滿足時序關系后為負,所以

  TARRIVAL +TINPUT+TSETUP

  這就是Tarrival應該滿足的時序關系。其中TINPUT為輸入端的組合邏輯、網線和PAD的延遲之和,TSETUP為輸入同步元件的建立時間。

  F 數據延時和數據到達時間的關系

 

  

  圖3 數據延時和數據到達時間示意圖

 

  TDELAY為要求的芯片內部輸入延遲,其最大值TDELAY_MAX與輸入數據到達時間TARRIVAL的關系如上圖所示。也就是說: TDELAY_MAX+TARRIVAL=TPERIOD 公式4

  所以:

  TDELAY

 

  G 要求輸出的穩定時間

 

  從下一級輸入端的延遲可以計算出當前設計輸出的數據必須在何時穩定下來,根據這個數據對設計輸出端的邏輯布線進行約束,以滿足下一級的建立時間要求,保證下一級采樣的數據是穩定的。計算要求的輸出穩定時間如下圖所示:

  

  圖4 要求的輸出穩定時間示意圖

 

  公式的推導如下:

  定義:TSTABLE = TLOGIC +TINPUT +TSETUP

  從前面帖子介紹的周期(Period)公式,可以得到(其中TCLK_SKEW=TCLK1-TCLK2):

  TCLK=TCKO+TOUTPUT+TLOGIC+TINPUT+TSETUP+TCLK_SKEW

  將TSTABLE的定義代入到周期公式,可以得到:

  TCLK=TCKO+TOUTPUT+TSTABLE+TCLK_SKEW

  所以:TCKO +TOUTPUT+TSTABLE

  這個公式就是TSTABLE必須要滿足的基本時序關系,即本級的輸出應該保持怎么樣的穩定狀態,才能保證下級芯片的采樣穩定。有時我們也稱這個約束關系是輸出數據的保持時間的時序約束關系。只要滿足上述關系,當前芯片輸出端的數據比時鐘上升沿提早TSTABLE 時間穩定下來,下一級就可以正確地采樣數據。其中TOUTPUT為設計中連接同步元件輸出端的組合邏輯、網線和PAD的延遲之和,TCKO為同步元件時鐘輸出時間。

 

  H 實施時序約束的方法和命令

 

  實施上述約束的基本方法是,根據已知時序信息,推算需要約束的時間值,實施約束。具體地說是這樣的,首先對于一般設計,首先掌握的是TCLK,這個對于設計者來說是個已知量。前面介紹公式和圖中的TCKO和TSETUP(注:有的工具軟件對TCKO和TSETUP的定義與前面圖形不同,還包含了到達同步器件的一段logic的時延)是器件內部固有的一個時間量,一般我們選取典型值,對于FPGA,這個量值比較小,一般不大于1~2ns。比較難以確定的是TINPUT和TOUTPUT兩個時間量。

  約束輸入時間偏移,需要知道TINPUT,TINPUT為輸入端的組合邏輯、網線和PAD的延遲之和,PAD的延時也根據器件型號也有典型值可選,但是到達輸入端的組合邏輯電路和網線的延時就比較難以確定了,只能通過靜態時序分析工具分析,或者通過底層布局布線工具量取,有很大的經驗和試探的成分在里面。

  約束輸出時間偏移,需要知道TOUTPUT,TOUTPUT為設計中連接同步元件輸出端的組合邏輯、網線和PAD的延遲之和,仍然是到達輸出端的組合邏輯電路和網線的延時就比較難以確定,需要通過靜態時序分析工具分析,或者通過底層布局布線工具量取,有很大的經驗和試探的成分在里面。

  約束的具體命令根據約束工具不同而異,首先說使用Xilinx器件的情況下,實施上述約束的命令和方法。Xilinx把上述約束統稱為:OFFSET約束(偏移約束),一共有4個相關約束屬性:OFFSET_IN_BEFORE、OFFSET_IN_AFTER、OFFSET_OUT_BEFORE和OFFSET_OUT_AFTER。其中前兩個屬性叫做輸入偏移(OFFSET_IN)約束,基本功能相似,僅僅是約束取的參考對象不同而已。后兩個屬性叫做輸出偏移(OFFSET_OUT)約束,基本功能相似,也是約束取的參考對象不同而已。為了便于理解,舉例說明。

  輸入偏移約束:時鐘周期為20ns,前級寄存器的TCKO選擇1ns,前級輸出邏輯延時TOUTPUT為3ns,中間邏輯TLOGIC的延時為10ns,那么TARRIVAL=14ns,于是可以在數據輸入引腳附加NET DATA_IN OFFET=IN 14ns AFTER CLK約束,也可以使用OFFSET_IN_BEFORE對芯片內部的輸入邏輯進行約束,其語法如下:

  NET DATA_IN OFFET=IN TDELAY BEFORE CLK

  其中TDELAY為要求的芯片內部輸入延遲,其最大值與輸入數據到達時間TARRIVAL的關系:TDELAY_MAX + TARRIVAL = TPERIOD,所以TDELAY < TPERIOD - TARRIVAL = 20 - 14 =6 ns。

  輸出偏移約束:設時鐘周期為20ns,后級輸入邏輯延時TINPUT為4ns、建立時間TSETUP為1ns,中間邏輯TLOGIC的延時為10ns,那么TSTABLE=15ns,于是可以在數據輸入引腳附加NET DATA_OUT OFFET=OUT 15ns BEFORE CLK約束,也可以直接對芯片內部的輸出邏輯直接進行約束,NET DATA_OUT OFFET=OUT TOUTPUT_DELAY AFTER CLK,其中TOUTPUT_DELAY為要求的芯片內部輸出延遲,其最大值與要求的輸出數據穩定時間TSTABLE的關系為:

  TOUTPUT_DELAY_MAX+TSTABLE= TPERIOD。 TOUT_DELAY< TPERIOD - TSTABLE = 20 - 15 = 5ns

 

  很多人詢問關于約束、時序分析的問題,比如:如何設置setup,hold時間?如何使用全局時鐘和第二全局時鐘(長線資源)?如何進行分組約束?如何約束某部分組合邏輯?如何通過約束保證異步時鐘域之間的數據交換可靠?如何使用I/O邏輯單元內部的寄存器資源?如何進行物理區域約束,完成物理綜合和物理實現?為了解決大家的疑難,我們將逐一討論這些問題。(注:以下主要設計時序約束)

 

  A 時序約束的概念和基本策略

 

  時序約束主要包括周期約束(FFS到FFS,即觸發器到觸發器)和偏移約束(IPAD到FFS、FFS到OPAD)以及靜態路徑約束(IPAD到OPAD)等3種。通過附加約束條件可以使綜合布線工具調整映射和布局布線過程,使設計達到時序要求。例如用OFFSET_IN_BEFORE約束可以告訴綜合布線工具輸入信號在時鐘之前什么時候準備好,綜合布線工具就可以根據這個約束調整與IPAD相連的Logic Circuitry的綜合實現過程,使結果滿足FFS的建立時間要求。

  附加時序約束的一般策略是先附加全局約束,然后對快速和慢速例外路徑附加專門約束。附加全局約束時,首先定義設計的所有時鐘,對各時鐘域內的同步元件進行分組,對分組附加周期約束,然后對FPGA/CPLD輸入輸出PAD附加偏移約束、對全組合邏輯的PAD TO PAD路徑附加約束。附加專門約束時,首先約束分組之間的路徑,然后約束快、慢速例外路徑和多周期路徑,以及其他特殊路徑。

 

  B 附加約束的基本作用

 

  提高設計的工作頻率

  對很多數字電路設計來說,提高工作頻率非常重要,因為高工作頻率意味著高處理能力。通過附加約束可以控制邏輯的綜合、映射、布局和布線,以減小邏輯和布線延時,從而提高工作頻率。

  獲得正確的時序分析報告

  幾乎所有的FPGA設計平臺都包含靜態時序分析工具,利用這類工具可以獲得映射或布局布線后的時序分析報告,從而對設計的性能做出評估。靜態時序分析工具以約束作為判斷時序是否滿足設計要求的標準,因此要求設計者正確輸入約束,以便靜態時序分析工具輸出正確的時序分析報告。

  指定FPGA/CPLD引腳位置與電氣標準

  FPGA/CPLD的可編程特性使電路板設計加工和FPGA/CPLD設計可以同時進行,而不必等FPGA/CPLD引腳位置完全確定,從而節省了系統開發時間。這樣,電路板加工完成后,設計者要根據電路板的走線對FPGA/CPLD加上引腳位置約束,使FPGA/CPLD與電路板正確連接。另外通過約束還可以指定IO引腳所支持的接口標準和其他電氣特性。為了滿足日新月異的通信發展,Xilinx新型FPGA/CPLD可以通過IO引腳約束設置支持諸如AGP、BLVDS、CTT、GTL、GTLP、HSTL、LDT、LVCMOS、LVDCI、LVDS、LVPECL、LVDSEXT、LVTTL、PCI、PCIX、SSTL、ULVDS等豐富的IO接口標準。另外通過區域約束還能在FPGA上規劃各個模塊的實現區域,通過物理布局布線約束,完成模塊化設計等。

 

  C 周期(PERIOD)的含義

 

  周期的含義是時序中最簡單也是最重要的含義,其它很多時序概念會因為軟件商不同略有差異,而周期的概念確是最通用的,周期的概念是FPGA/ASIC時序定義的基礎概念。后面要講到的其它時序約束都是建立在周期約束的基礎上的,很多其它時序公式,可以用周期公式推導。周期約束是一個基本時序和綜合約束,它附加在時鐘網線上,時序分析工具根據PERIOD約束檢查時鐘域內所有同步元件的時序是否滿足要求。PERIOD約束會自動處理寄存器時鐘端的反相問題,如果相鄰同步元件時鐘相位相反,那么它們之間的延遲將被默認限制為PERIOD約束值的一半。如下圖所示,

 

  

  圖1 周期的定義

 

  時鐘的最小周期為:

  TCLK = TCKO +TLOGIC +TNET +TSETUP -TCLK_SKEW

  TCLK_SKEW =TCD2 -TCD1

  其中TCKO為時鐘輸出時間,TLOGIC為同步元件之間的組合邏輯延遲,TNET為網線延遲,TSETUP為同步元件的建立時間,TCLK_SKEW為時鐘信號TCD2和TCD1延遲的差別。

 

  D 數據和時鐘之間的約束

 

  為了確保芯片數據采樣可靠和下級芯片之間正確地交換數據,需要約束外部時鐘和數據輸入輸出引腳之間的時序關系(或者內部時鐘和外部輸入/輸出數據之間的關系,這僅僅是從采用了不同的參照系罷了)。約束的內容為告訴綜合器、布線器輸入數據到達的時刻,或者輸出數據穩定的時刻,從而保證與下一級電路的時序關系。

  這種時序約束在Xilinx中用Setup to Clock(edge),Clock(edge) to hold等表示。在Altera里常用tsu (Input Setup Times)、th (Input Hold Times)、tco (Clock to Out Delays)來表示。很多其它時序工具直接用setup和hold表示。其實他們所要描述的是同一個問題,僅僅是時間節點的定義上略有不同。下面依次介紹。

 

  E 關于輸入到達時間

 

  Xilinx的“輸入到達時間的計算”時序描述如下圖所示:

 

  

  圖2 輸入到達時間示意圖

 

  定義的含義是輸入數據在有效時鐘沿之后的TARRIVAL時刻到達。則,

  TARRIVAL=TCKO+TOUTPUT+TLOGIC 公式1

  根據上面介紹的周期(Period)公式,我們可以得到:

  Tcko+Toutput+Tlogic+Tinput+Tsetup-Tclk_skew=Tclk; 公式2

  將公式1代入公式2: Tarrival+Tinput+Tsetup-Tclk_skew=Tclk, 而Tclk_skew滿足時序關系后為負,所以

  TARRIVAL +TINPUT+TSETUP

  這就是Tarrival應該滿足的時序關系。其中TINPUT為輸入端的組合邏輯、網線和PAD的延遲之和,TSETUP為輸入同步元件的建立時間。

  F 數據延時和數據到達時間的關系

 

  

  圖3 數據延時和數據到達時間示意圖

 

  TDELAY為要求的芯片內部輸入延遲,其最大值TDELAY_MAX與輸入數據到達時間TARRIVAL的關系如上圖所示。也就是說: TDELAY_MAX+TARRIVAL=TPERIOD 公式4

  所以:

  TDELAY

 

  G 要求輸出的穩定時間

 

  從下一級輸入端的延遲可以計算出當前設計輸出的數據必須在何時穩定下來,根據這個數據對設計輸出端的邏輯布線進行約束,以滿足下一級的建立時間要求,保證下一級采樣的數據是穩定的。計算要求的輸出穩定時間如下圖所示:

  

  圖4 要求的輸出穩定時間示意圖

 

  公式的推導如下:

  定義:TSTABLE = TLOGIC +TINPUT +TSETUP

  從前面帖子介紹的周期(Period)公式,可以得到(其中TCLK_SKEW=TCLK1-TCLK2):

  TCLK=TCKO+TOUTPUT+TLOGIC+TINPUT+TSETUP+TCLK_SKEW

  將TSTABLE的定義代入到周期公式,可以得到:

  TCLK=TCKO+TOUTPUT+TSTABLE+TCLK_SKEW

  所以:TCKO +TOUTPUT+TSTABLE

  這個公式就是TSTABLE必須要滿足的基本時序關系,即本級的輸出應該保持怎么樣的穩定狀態,才能保證下級芯片的采樣穩定。有時我們也稱這個約束關系是輸出數據的保持時間的時序約束關系。只要滿足上述關系,當前芯片輸出端的數據比時鐘上升沿提早TSTABLE 時間穩定下來,下一級就可以正確地采樣數據。其中TOUTPUT為設計中連接同步元件輸出端的組合邏輯、網線和PAD的延遲之和,TCKO為同步元件時鐘輸出時間。

 

  H 實施時序約束的方法和命令

 

  實施上述約束的基本方法是,根據已知時序信息,推算需要約束的時間值,實施約束。具體地說是這樣的,首先對于一般設計,首先掌握的是TCLK,這個對于設計者來說是個已知量。前面介紹公式和圖中的TCKO和TSETUP(注:有的工具軟件對TCKO和TSETUP的定義與前面圖形不同,還包含了到達同步器件的一段logic的時延)是器件內部固有的一個時間量,一般我們選取典型值,對于FPGA,這個量值比較小,一般不大于1~2ns。比較難以確定的是TINPUT和TOUTPUT兩個時間量。

  約束輸入時間偏移,需要知道TINPUT,TINPUT為輸入端的組合邏輯、網線和PAD的延遲之和,PAD的延時也根據器件型號也有典型值可選,但是到達輸入端的組合邏輯電路和網線的延時就比較難以確定了,只能通過靜態時序分析工具分析,或者通過底層布局布線工具量取,有很大的經驗和試探的成分在里面。

  約束輸出時間偏移,需要知道TOUTPUT,TOUTPUT為設計中連接同步元件輸出端的組合邏輯、網線和PAD的延遲之和,仍然是到達輸出端的組合邏輯電路和網線的延時就比較難以確定,需要通過靜態時序分析工具分析,或者通過底層布局布線工具量取,有很大的經驗和試探的成分在里面。

  約束的具體命令根據約束工具不同而異,首先說使用Xilinx器件的情況下,實施上述約束的命令和方法。Xilinx把上述約束統稱為:OFFSET約束(偏移約束),一共有4個相關約束屬性:OFFSET_IN_BEFORE、OFFSET_IN_AFTER、OFFSET_OUT_BEFORE和OFFSET_OUT_AFTER。其中前兩個屬性叫做輸入偏移(OFFSET_IN)約束,基本功能相似,僅僅是約束取的參考對象不同而已。后兩個屬性叫做輸出偏移(OFFSET_OUT)約束,基本功能相似,也是約束取的參考對象不同而已。為了便于理解,舉例說明。

  輸入偏移約束:時鐘周期為20ns,前級寄存器的TCKO選擇1ns,前級輸出邏輯延時TOUTPUT為3ns,中間邏輯TLOGIC的延時為10ns,那么TARRIVAL=14ns,于是可以在數據輸入引腳附加NET DATA_IN OFFET=IN 14ns AFTER CLK約束,也可以使用OFFSET_IN_BEFORE對芯片內部的輸入邏輯進行約束,其語法如下:

  NET DATA_IN OFFET=IN TDELAY BEFORE CLK

  其中TDELAY為要求的芯片內部輸入延遲,其最大值與輸入數據到達時間TARRIVAL的關系:TDELAY_MAX + TARRIVAL = TPERIOD,所以TDELAY < TPERIOD - TARRIVAL = 20 - 14 =6 ns。

  輸出偏移約束:設時鐘周期為20ns,后級輸入邏輯延時TINPUT為4ns、建立時間TSETUP為1ns,中間邏輯TLOGIC的延時為10ns,那么TSTABLE=15ns,于是可以在數據輸入引腳附加NET DATA_OUT OFFET=OUT 15ns BEFORE CLK約束,也可以直接對芯片內部的輸出邏輯直接進行約束,NET DATA_OUT OFFET=OUT TOUTPUT_DELAY AFTER CLK,其中TOUTPUT_DELAY為要求的芯片內部輸出延遲,其最大值與要求的輸出數據穩定時間TSTABLE的關系為:

  TOUTPUT_DELAY_MAX+TSTABLE= TPERIOD。 TOUT_DELAY< TPERIOD - TSTABLE = 20 - 15 = 5ns

 

  I Altera對應的時序概念

 

  下面主要介紹Altera對應的這些時序概念和約束方法。 前面首先介紹的第一個時序概念是周期(Period),這個概念是FPGA/ASIC通用的一個概念,各方的定義相當統一,至多是描述方式不同罷了,所有的FPGA設計都首先要進行周期約束,這樣做的好處除了在綜合與布局布線時給出規定目標外,還能讓時序分析工具考察整個設計的Fmax等。

  Altera的周期定義如下圖所示,公式描述如下:

 

  

  圖5 Altera 的 Period 示意圖

 

  Clock Period = Clk-to-out + Data Delay + Setup Time - Clk Skew

  即,Tclk= Tco+ B + Tsu-(E-C) Fmax =1/Tclk

  對比一下前面的介紹,只要理解了B 包含了兩級寄存器之間的所有 logic 和 net 的延時就會發現與前面公式完全一致。

 

  J Altera的其他基本時序概念

 

  Clock Setup Time (tsu) 要想正確采樣數據,就必須使數據和使能信號在有效時鐘沿到達前就準備好,所謂時鐘建立時間就是指時鐘到達前,數據和使能已經準備好的最小時間間隔。如下圖所示:

 

  

  圖6 tsu示意圖

 

 ?。ㄗⅲ哼@里定義Setup時間是站在同步時序整個路徑上的,需要區別的是另一個概念Micro tsu。Micro tsu指的是一個觸發器內部的建立時間,它是觸發器的固有屬性,一般典型值小于1~2ns。在Xilinx等的時序概念中,稱Altera的Micro tsu為setup時間,用Tsetup表示,請大家區分一下。 回到Altera的時序概念,Altera的tsu定義如下: tsu = Data Delay – Clock Delay + Micro tsu)

  Clock Hold Time (tH) 時鐘保持時間是只能保證有效時鐘沿正確采用的數據和使能信號的最小穩定時間。其定義如下圖所示:

 

  

  圖7 tH示意圖

 

  定義的公式為: tH= Clock Delay – Data Delay + Micro tH

  注:其中Micro tH是指寄存器內部的固有保持時間,同樣是寄存器的一個固有參數,典型值小于1~2ns。

  Clock-to-Output Delay(tco) 這個時間指的是當時鐘有效沿變化后,將數據推倒同步時序路徑的輸出端的最小時間間隔。如下圖所示:

 

  

  圖8 tco示意圖

 

  tco = Clock Delay + Micro tco + Data Delay

 ?。ㄗⅲ浩渲?Micor tco也是一個寄存器的固有屬性,指的是寄存器相應時鐘有效沿,將數據送到輸出端口的內部時間參數。它與Xilinx的時序定義中,有一個概念叫Tcko是同一個概念。)

  Pin to Pin Delay (tpd) tpd指輸入管腳通過純組合邏輯到達輸出管腳這段路徑的延時,特別需要說明的是,要求輸入到輸出之間只有組合邏輯,才是tpd延時。

  Slack是表示設計是否滿足時序的一個稱謂,正的slack表示滿足時序(時序的余量),負的slack表示不滿足時序(時序的欠缺量)。slack的定義和圖形如下圖所示。

 

  

  圖9 slack示意圖

 

  Slack = Required clock period – Actual clock period

  Slack = Slack clock period – (Micro tCO+ Data Delay + Micro tSU)

  Clock Skew指一個同源時鐘到達兩個不同的寄存器時鐘端的時間偏移,如下圖所示。

 

  

  圖10 clock skew示意圖

此內容為AET網站原創,未經授權禁止轉載。
热re99久久精品国产66热_欧美小视频在线观看_日韩成人激情影院_庆余年2免费日韩剧观看大牛_91久久久久久国产精品_国产原创欧美精品_美女999久久久精品视频_欧美大成色www永久网站婷_国产色婷婷国产综合在线理论片a_国产精品电影在线观看_日韩精品视频在线观看网址_97在线观看免费_性欧美亚洲xxxx乳在线观看_久久精品美女视频网站_777国产偷窥盗摄精品视频_在线日韩第一页
  • <strike id="ygamy"></strike>
  • 
    
      • <del id="ygamy"></del>
        <tfoot id="ygamy"></tfoot>
          <strike id="ygamy"></strike>
          久久精品视频免费观看| 久久久av水蜜桃| 亚洲一区欧美二区| 亚洲女人天堂成人av在线| 看片网站欧美日韩| 亚洲毛片一区二区| 日韩一级大片| 欧美成人免费网站| 99国产精品99久久久久久粉嫩| 亚洲第一中文字幕| 欧美影片第一页| 一区二区三区日韩在线观看| 国产精品人人做人人爽人人添| 久久精品亚洲一区二区三区浴池| 欧美日韩国产页| 欧美视频精品一区| 永久免费视频成人| 免费毛片一区二区三区久久久| 免费在线亚洲| 欧美国产日韩在线观看| 亚洲在线观看视频网站| 欧美区视频在线观看| 欧美日韩精品免费观看| 这里只有精品视频在线| 欧美国产欧美综合| 欧美成人性生活| 久久av在线看| 欧美大片在线影院| 欧美亚洲一级片| 国产在线拍偷自揄拍精品| 国产精品永久| 国产精品视频男人的天堂| 韩国精品主播一区二区在线观看| 麻豆国产精品一区二区三区| 亚洲免费观看视频| 在线观看欧美日韩国产| 蜜臀91精品一区二区三区| 亚洲伦理中文字幕| 欧美大片在线看免费观看| 国产一区二区视频在线观看| 中文国产成人精品久久一| 国产精品夜夜夜一区二区三区尤| 一区二区三区高清在线观看| 国产日韩av一区二区| 国内精品视频在线观看| 欧美影片第一页| 欧美精品久久天天躁| 久久综合久久综合久久综合| 国产午夜精品美女毛片视频| 亚洲自拍偷拍视频| 欧美一级精品大片| 亚洲精品国偷自产在线99热| 国产亚洲综合在线| 极品尤物av久久免费看| 亚洲深夜影院| 欧美日本一区二区高清播放视频| 99re6这里只有精品视频在线观看| 久久久精品日韩欧美| 久久久久久久国产| 欧美美女福利视频| 欧美视频免费在线| 国产精品美女一区二区| 国产热re99久久6国产精品| 韩国精品主播一区二区在线观看| 欧美理论电影在线播放| 亚洲欧美久久久久一区二区三区| 欧美一区二区三区四区在线观看地址| 在线观看一区二区视频| 免费观看欧美在线视频的网站| 国产精品揄拍一区二区| 国产一区二区精品久久91| 欧美一区二区三区在线播放| 欧美freesex交免费视频| 久久网站热最新地址| 欧美一区二区三区喷汁尤物| 欧美日韩一区二区三区在线| 亚洲区中文字幕| 亚洲国产精品综合| 国产一区二区丝袜高跟鞋图片| 国产精品高清免费在线观看| 国产亚洲午夜高清国产拍精品| 国产精品综合网站| 亚洲一区三区电影在线观看| 亚洲天堂免费在线观看视频| 欧美视频一区二区在线观看| 欧美成人免费小视频| 一区在线视频| 一区二区三区精品久久久| 亚洲欧美日韩精品一区二区| 一区二区在线视频观看| 免费影视亚洲| 欧美精品1区| 国产精品视频网址| 妖精成人www高清在线观看| 欧美日韩视频一区二区三区| 亚洲激情在线激情| 欧美精品成人在线| 欧美激情一区三区| 国产精品视频自拍| 99国产精品久久久久老师| 一本大道久久a久久精二百| 激情成人综合网| 亚洲欧美制服另类日韩| 国产欧美日韩视频一区二区| 国产精品久久久久毛片大屁完整版| 在线播放一区| 亚洲精品一区二区三区蜜桃久| 久久久久久久精| 亚洲老司机av| 这里只有视频精品| 亚洲欧美色婷婷| 欧美日韩一区二区视频在线观看| 免费成人黄色| 亚洲电影av| 午夜在线精品偷拍| 国产一级揄自揄精品视频| 日韩午夜在线电影| 噜噜噜久久亚洲精品国产品小说| 久久爱www| 国内成人精品一区| 亚洲午夜影视影院在线观看| 欧美日韩国产探花| 国产欧美一区二区精品性| 亚洲久色影视| 欧美精品福利在线| 久久久久久久久伊人| 久久精品人人做人人综合| 欧美激情成人在线视频| 久久九九全国免费精品观看| 久久视频这里只有精品| 欧美日韩一区二区在线视频| 久久高清免费观看| 亚洲一区在线观看视频| 国产一区久久| 国产精品一区在线观看你懂的| 亚洲人成人一区二区三区| 国产一区日韩欧美| 美女黄色成人网| 国产精品二区影院| 可以免费看不卡的av网站| 亚洲美女精品一区| 看片网站欧美日韩| 一区二区三区在线视频免费观看| 国产区日韩欧美| 亚洲精品一区二区三区樱花| 亚洲国产福利在线| 国产欧美日韩视频一区二区| 亚洲国产日韩在线一区模特| 久久久久久999| 欧美日韩美女| 亚洲精选在线| 国产亚洲欧美日韩精品| 国产精品福利久久久| 免费亚洲一区二区| 亚洲国产精品一区二区尤物区| 国产精品―色哟哟| 一区二区三区精品久久久| 国产人成精品一区二区三| 午夜性色一区二区三区免费视频| 国产精品久久久久久久免费软件| 亚洲免费视频在线观看| 欧美超级免费视 在线| 欧美日韩成人一区二区三区| 久久久久久一区二区三区| 亚洲精品小视频在线观看| 日韩亚洲欧美成人| 亚洲国产高清一区| 欧美电影在线免费观看网站| 欧美日韩免费一区二区三区视频| 性欧美精品高清| 亚洲精品一区在线观看香蕉| 国产一区二区三区丝袜| 久久久国产一区二区| 欧美私人网站| 一区二区三区日韩精品| 一区二区在线视频观看| 国产啪精品视频| 国产一区二区久久精品| 在线免费日韩片| 欧美电影美腿模特1979在线看| 国产欧美另类| 亚洲国产精品久久久久久女王| 亚洲在线观看| 欧美视频在线不卡| 欧美激情视频网站| 亚洲激情小视频| 亚洲国产小视频| 精久久久久久| 久久久爽爽爽美女图片| 欧美日韩国产va另类| 午夜精品久久久久久久99黑人| 久久久精彩视频| 国产日产欧美一区| 亚洲精品视频在线| 亚洲专区在线视频| 欧美大胆a视频| 欧美wwwwww| 国产综合亚洲精品一区二| 99v久久综合狠狠综合久久| 国产精品一二三| 国产酒店精品激情| 性色av香蕉一区二区| 久久久蜜桃精品| 久久精品视频在线| 亚洲国产精品一区二区第一页| 一区二区三区国产盗摄| 久久久久久久久久久久久9999| 99精品国产福利在线观看免费| 亚洲电影免费| 亚洲国产综合在线看不卡| 日韩视频免费观看高清在线视频| 亚洲欧美日韩国产另类专区| 黄色国产精品| 欧美在线三区| 欧美一区三区三区高中清蜜桃| 免费久久99精品国产自在现线| 韩日精品视频一区| 亚洲综合国产激情另类一区| 亚洲日本va午夜在线电影| 国产精品进线69影院| 欧美综合国产| 国产日韩欧美成人| 在线观看亚洲精品| 欧美四级伦理在线| 性欧美1819性猛交| 国产精品婷婷午夜在线观看| 欧美日韩第一页| 欧美日韩在线一二三| 亚洲国产精品成人精品| 99精品久久| 日韩亚洲不卡在线| 午夜在线视频一区二区区别| 欧美高清自拍一区| 欧美日韩亚洲另类| 国产精品扒开腿做爽爽爽视频| 亚洲小说春色综合另类电影| 国产日韩欧美电影在线观看| 国产一区二区三区奇米久涩| 久久国产精品99久久久久久老狼| 亚洲一区三区视频在线观看| 欧美三级电影精品| 久久免费偷拍视频| 国产精品综合不卡av| 国产欧美日韩免费| 男女激情久久| 亚洲日本在线视频观看| 伊人久久亚洲影院| 久久精品视频99| 牛牛精品成人免费视频| 国产精品乱码| 欧美一区二区视频网站| 欧美成人午夜激情视频| 国内视频一区| 久久久综合网| 日韩视频免费观看高清在线视频| 午夜精品福利电影| 欧美在线播放一区二区| 久久久青草青青国产亚洲免观| 欧美精品一区二区三区高清aⅴ| 久久午夜电影| 久久国产夜色精品鲁鲁99| 亚洲人成欧美中文字幕| 久久久夜夜夜| 狠狠久久五月精品中文字幕| 欧美网站在线| 狠狠色狠狠色综合系列| 国内精品伊人久久久久av影院| 亚洲第一狼人社区| 一本在线高清不卡dvd| 狠狠色伊人亚洲综合成人| 日韩一级欧洲| 亚洲精品乱码久久久久久蜜桃91| 欧美高清一区| 一区二区三区在线观看欧美| 国产偷自视频区视频一区二区| 性欧美暴力猛交另类hd| 欧美视频你懂的| 国产麻豆综合| 免播放器亚洲一区| 国产欧美日韩综合一区在线观看| 免播放器亚洲一区| 欧美mv日韩mv国产网站app| 亚洲一区二区影院| 久久久久久久网站| 亚洲第一精品久久忘忧草社区| 久久在线播放| 99视频国产精品免费观看| 午夜视频在线观看一区二区三区| 久久噜噜噜精品国产亚洲综合| 亚洲精品欧美一区二区三区| 国产精品高潮粉嫩av| 夜夜嗨av一区二区三区| 免费视频久久| 久久精品女人| 精品动漫3d一区二区三区免费| 亚洲一区免费网站| 欧美绝品在线观看成人午夜影视| 麻豆成人91精品二区三区| 久久精品综合一区| 国产精品理论片在线观看| 欧美午夜三级| 欧美色综合天天久久综合精品| 国产日韩视频一区二区三区| 一本色道**综合亚洲精品蜜桃冫| 在线综合+亚洲+欧美中文字幕| 一区二区成人精品| 久久久久久久久久久久久女国产乱| 久久国产一二区| 蜜臀av性久久久久蜜臀aⅴ| 亚洲私人影院在线观看| 性欧美超级视频| 亚洲国产另类久久精品| 亚洲欧美日韩精品久久久久| 精品88久久久久88久久久| 久久天堂av综合合色| 欧美体内谢she精2性欧美| 国产欧美一级| 亚洲一品av免费观看| 在线电影欧美日韩一区二区私密| 国产精品影片在线观看| 亚洲乱码国产乱码精品精| 欧美视频精品一区| 国产精品xvideos88| 欧美三级乱码| 国产一区二区三区在线观看网站| 99热这里只有精品8| 欧美高清视频免费观看| 欧美日韩一区二区免费视频|